• 首页
        • 更多产品

          客户为中心的产品管理工具

          专业的软件研发项目管理工具

          简单易用的团队知识库管理

          可量化的研发效能度量工具

          测试用例维护与计划执行

          以团队为中心的协作沟通

          研发工作流自动化工具

          账号认证与安全管理工具

          Why PingCode
          为什么选择 PingCode ?

          6000+企业信赖之选,为研发团队降本增效

        • 行业解决方案
          先进制造(即将上线)
        • 解决方案1
        • 解决方案2
  • Jira替代方案
目录

中科院微电子所在2T0C DRAM研究取得进展

动态随机存储器(DRAM)是存储器领域中的一个重要分支。基于铟镓锌氧(IGZO)晶体管的2T0C无电容DRAM,有望突破传统1T1C-DRAM的微缩限制、高刷新率等问题。但相比传统的1T1C结构,2T0C-DRAM仍存在诸多挑战:由于其读字线与写字线位于读晶体管的源漏端,存在潜在的电流分享路径,不利于读写操作;两条独立的读/写位线使得电路布局布线更复杂,需要更复杂的外围电路控制读写;在阵列级的DRAM上,读字线存在严重的IR Drop问题,限制了阵列规模。 

针对2T0C-DRAM的上述缺陷,中科院微电子所微电子重点实验室刘明院士团队与超弦存储研究院赵超研究员团队联合研发出基于高性能双栅IGZO晶体管的新型双栅结构2T0C-DRAM。器件层面上,通过微缩栅介质等效氧化层厚度和半导体厚度来提高器件的栅控能力,并进一步优化金属半导体接触,降低了器件的接触电阻,实现了性能优异的双栅a-IGZO短沟道晶体管,其中沟道长度LCH=13.9 nm,亚阈值摆幅SS=76.8 mV/dec, ION=1500 μA/μm @(VDS=1V,VGS-VTH=3V)。电路层面上,提出了双栅2T0C-DRAM新结构,利用双栅的两个栅端分别完成数据存储和读写操作控制,基于栅端控制读写的优势,这种双栅2T0C-DRAM的读写更具灵活性、读字线可免于IR Drop问题、读写可共享一条位线。实验制备的双栅2T0C-DRAM能够实现大于300 秒的保持时间、大于100的读“1”与读“0”电流开关比。 

基于该成果的文章“First Demonstration of Dual-Gate IGZO 2T0C DRAM with Novel Read Operation, One Bit Line in Single Cell, ION=1500 μA/μm@VDS=1V and Retention Time>300s”入选2022 IEDM,并获选Top Ranked Students文章。微电子所博士生卢文栋、超弦存储研究院朱正勇研究员和微电子所博士生陈楷飞为名列前茅作者,微电子所杨冠华副研究员、李泠研究员以及超弦存储研究院赵超研究员为通讯作者。 

图1,单栅与双栅2T0C-DRAM结构及优势对比 

图2,短沟道双栅晶体管光学显微图、SEM图以及转移输出曲线

图3,双栅2T0C-DRAM示意图以及保持时间测试

文章来自:https://www.eet-china.com/

相关文章